有问必答
-
wanxt_sin2025-05-22 15:42
没有IDE吗,FPGA做时序约束怎么做,直接写sdc,写完了之后在哪看时序 -
xie91372025-05-21 17:01
提个意见哈,很好的一个芯片,为什么就不能弄一个可视化的设计平台?非得让使用者去学复杂的使用规则?!我作为一个CCS、STM32CubeMax、Lattice、Actel的多年使用者。学了1个星期都没摸着头脑。把AG32和自己设计的外围设备都设计为可调用可配置的IP核,像Qartus一样顶层弄一个原理图编辑器,把他们连接起来锁定管脚。然后把设置和配置打包成一个VSCode文件体系,由VSCode编译调试,这个平台设计很难吗?现在的设计平台本身就复杂,设计文档和使用教程写成这个样真不敢恭维。芯片设计者仅考虑自己的设计难度不考虑用户的使用难度这注定会失败! -
luoguoxian2024-12-08 18:35
我AG32VF407想使用FPGA的Bram作为一个dual RAM,但是在migrate的时候报ram_inst has no corresponding resource in the device,这是啥原因? -
Zhang_yubiao2024-07-18 18:51
full_duplex_spi.v 如何·合并到自己的自定义logic 代码中? -
Zhang_yubiao2024-07-18 15:40
8.3.16 Encoder interface mode 请提供 Encoder 例程 -
cdlgang2024-04-20 15:54
只用AGRV2K的CPLD,芯片保护与加密怎么设置? -
renbing2023-11-29 23:47
用FPGA程序能运行,转换烧mcu程序,编译正确,就烧写不了。 -
zjc132605668702023-09-11 15:28
nios软核如何配置运行 -
archer2023-07-30 14:00
我使用quartus 编译程序,成功获取到了*.vo网表文件,可是我使用Supra布线时没能得到*.bin或*.prg文件,且Supra没用报错